# VILNIAUS UNIVERSITETAS FIZIKOS FAKULTETAS

### Laboratorinis darbas Nr.4

### MDP TRANZISTORIAUS TYRIMAS

### **TURINYS**

| Darbo tikslas                                       | 3 |
|-----------------------------------------------------|---|
| Užduotys                                            | 3 |
| Kontroliniai klausimai                              | 3 |
| Literatūra                                          | 3 |
| 1 Teorinė medžiaga                                  | 4 |
| 1.1 MDP tranzistoriai                               | 4 |
| 1.2 MDP tranzistorių voltamperinės charakteristikos | 5 |
| 2. Darbo schema ir matavimų eiga                    | 9 |
| 2.1 Darbo schema                                    | 9 |
| 2.2 Darbo eiga                                      |   |

### Darbo tikslas

Susipažinti su MDP tranzistoriaus veikimo principu ir išmatuoti jo parametrus.

### **Užduotys**

- 1. Išmatuoti MDP tranzistorių kanalų voltamperinių charakteristikų šeimas.
- 2. Nustatyti MDP tranzistorių perdavimo charakteristikų statumą.
- 3. Išmatuoti MDP tranzistorių užtūros nuotėkio sroves.

### Kontroliniai klausimai

- 1. Paaiškinti MDP tranzistoriaus veikimo principą.
- 2. Paaiškinti MDP tranzistoriaus išėjimo charakteristikų eigą.
- 3. Nurodyti MDP tranzistorių privalumus ir trūkumus, lyginant su bipoliniais tranzistoriais.

### Literatūra

- [1] S.M.Sze, Physics of Semiconductor Devices, Wiley, New York, 1981, p. 517.
- [2] В.В. Пасынков, П.К. Чиркин. Полупроводниковые приборы. М., "Высшая школа", 1987, стр. 312-322.

### 1 Teorinė medžiaga

### 1.1 MDP tranzistoriai

Metalo – dielektriko – puslaidininkio lauko tranzistoriai (MDP LT, angl. MOSFET) esti dviejų tipų - su sudarytu kanalu ir su indukuotu kanalu (žymėjimas schemose parodytas 1.1.1 pav., o konstrukcija – 1.2.1 pav. a ir b). MDP tranzistorius su sudarytu kanalu gali veikti esant bet kokiam užtūros įtampos poliškumui. Tranzistorius su indukuotu kanalu gali veikti tik esant tokiam užtūros poliškumui, kuomet sukeliama padėklo laidumo inversija.



1.1.1 pav. Skirtingų tipų MDP tranzistorių žymėjimas schemose: su sudarytais n(a) ir p (b) tipo kanalais bei su indukuotais n (c) ir p (d) tipo kanalais.

MDP tranzistoriai yra labai svarbus šiuolaikinių integrinių schemų elementas, jose dažniausiai naudojami "suporuoti" n ir p kanalo tipo tranzistoriai (angl. complementary metal—oxide—semiconductor; CMOS). Kadangi integrinių schemų elementų tankis vis didėja, tai pageidautina nuolat tobulinti technologiją, siekiant kuo labiau sumažinti MDP tranzistorius. Taip pat labai svarbu, kad šių tranzistorių persijungimo greitį ir ribinį darbo riboja užtūros grandinės laiko pastovioji *RC*, o mažinant prietaisą mažėja ir jo užtūros talpa. Šiuo metu gaminamose integrinėse grandinėse MDP tranzistoriaus kanalo ilgis gali būti tik kelių dešimčių nanometrų ilgio, o dielektrikas sudarytas vos iš kelių atomų sluoksnių. Tokio dydžio prietaisuose jau pasireiškia kvantiniai efektai, pavyzdžiui, jau reikia įskaityti tunelinę srovę, tekančią per dielektriką.



1.1.2 pav. MDP lauko tranzistorių konstrukcija: su sudarytu kanalu (a), su indukuotu kanalu (b) ir scheminis modelis (c).

### 1.2 MDP tranzistorių voltamperinės charakteristikos

Rasime MDP tranzistoriaus su sudarytu kanalu voltamperinę charakteristiką (VACh), kuomet jis veikia kanalo laidumo mažinimo režimu. Kanalo laidumas:

$$\sigma = e\mu_n (n + \Delta n), \tag{1.2.1}$$

čia  $\Delta n$  - elektronų tankio pokytis, sąlygotas užtūros įtampos pokyčio. Apibrėžkime  $\Delta n$  kaip santykį indukuoto kanale krūvio Q su kanalo tūriu (žr. 1.1.2 c):

$$\Delta n = \frac{Q}{eabl},\tag{1.2.2}$$

čia b - kanalo plotis. Savo ruožtu, indukuotasis krūvis Q lygus Q = CV, kur C - užtūros talpa. Taigi  $\Delta n = CV_u/eabl$  ir iš (1.2.1) gauname

$$\sigma = e\mu_n \left( n + \frac{CV_u}{eabl} \right) = \sigma_0 + \frac{\mu_n C}{abl} V_u = \frac{\mu_n C}{abl} \left( V_u - V_{u0} \right), \tag{1.2.3}$$

čia  $\sigma_0 = \mu_n n$  - kanalo laidumas, esant  $V_u = 0$  ir

$$V_{u0} = -\sigma_0 \frac{abl}{\mu_n C} = -\frac{enabl}{C}$$
 (1.2.4)

atkirtos įtampa, kuriai esant  $\sigma = 0$ . (1.2.4) formulė patogi MDP lauko tranzistorių parametrų skaičiavimui krūvininkų kaupimo režime, t. y. kuomet  $V_u > 0$ . Nuskurdinimo režime  $V_u < 0$  ir (1.2.3) patogiau užrašyti taip:

$$\sigma = \frac{\mu_n C}{abl} (V_{u0} - V_u), \tag{1.2.5}$$

čia  $V_{u0}$  laikoma teigiama, o  $V_u$  žymi  $V_u$  absoliutinį dydį. Taigi, kanalo varža yra

$$R_{k} = \frac{1}{\sigma} \frac{l}{ab} = \frac{l^{2}}{\mu_{n} C} \frac{1}{V_{u0} - V_{u}}.$$
 (1.2.6)

(1.2.6) formulėje neatsižvelgiama į  $V_u$  poveikį kanalo krūvininkų pasiskirstymui. Šis poveikis yra toks, kad užtūros įtampa prie santakos lygi  $V_u + V$ , o prie ištakos  $V_u$ . Iš to seka, jog nuskurdinta sritis (užbrūkšniuota l.1.2 c pav.) prie santakos yra platesnė, negu prie ištakos. Taigi, (1.2.6) formulė tinka skaičiuoti tik kanalo elemento dx varžai:

$$dR_{k} = \frac{R_{k}}{l}dx = \frac{l}{\mu_{n}C} \cdot \frac{dx}{V_{\mu 0} - (V_{\mu} + V(x))}.$$
(1.2.7)

Stacionariu atveju srovė, tekanti bet kokio kanalo ploto vienetu, yra vienoda, taigi

$$dV = I_s dR_k. (1.2.8)$$

Irašę (1.2.8) į (1.2.7) ir suintegravę, gauname

$$\int_{0}^{V_{s}} (V_{u0} - V_{u} - V) dV = I_{s} \frac{l}{\mu_{n} C} \int_{0}^{l} dx.$$
 (1.2.9)

(1.2.9) panaudotos šios kraštinės sąlygos: kai x = 0, tai V = 0 ir kai x = 1, tai  $V = V_s$ . Iš (1.2.9) gauname

$$I_{s} = \frac{\mu_{n}C}{l^{2}} \left[ -\frac{V_{s}^{2}}{2} + (V_{u0} - V_{u})V_{s} \right]. \tag{1.2.10}$$

Didinant santakos įtampą  $V_s$ , santakos srovė  $I_s$  pradžioje didėja, vėliau įsisotina. Kai  $V_s$  maža, t.y.  $V_s << V_{u0} - V_u$ , tai iš (1.2.10) seka

$$I_s \approx \frac{\mu_n C}{l^2} (V_{u0} - V_u) V_s.$$
 (1.2.11)

Akivaizdu, kad mažų santakos įtampų srityje  $I_s$  tiesiog proporcinga  $V_s$ . Kai santakos įtampa didėja toliau, tai nuskurdinimo sritis prie santakos platėja, o tuo pačiu mažėja kanalo laidumas. Tai veda prie to, kad didėjant  $V_s$  mažėja ne srovė, o jos prieauglis, t.y. didėjant santakos įtampai, srovė  $I_s$  praktiškai lieka pastovi. Soties srovės vertę rasime, į (1.2.10) įrašę  $V_s = V_{u0} - V_u$ :

$$I_{ss} = \frac{\mu_n C}{2l^2} (V_{u0} - V_u)^2. \tag{1.2.12}$$

Lauko tranzistoriaus stiprinimo savybes apibūdina jo VACh statumas  $S = - dI_s/dV_u$ . Soties režime

$$S = \frac{\mu_n C}{l^2} (V_{u0} - V_u). \tag{1.2.13}$$

Jei MDP tranzistorius veikia kaupimo režime, tai, kaip seka iš (1.2.3), formulės skirsis  $V_u$  ir  $V_{u0}$  ženklais:

$$I_{s} = \frac{\mu_{n}C}{l^{2}} \left( V_{u} - V_{u0} - \frac{V_{s}}{2} \right) V_{s}; \tag{1.2.14}$$

$$I_{ss} = \frac{\mu_n C}{2l^2} (V_u - V_{u0})^2;$$
 (1.2.15)

$$S = \frac{\mu_n C}{l^2} (V_u - V_{u0}). \tag{1.2.16}$$

Šiuo atveju praturtinta kanalo dalis bus platesnė prie ištakos, negu prie santakos. Srovės įsisotinimą lemia kanalo užtvėrimas tik santakos įtampos  $V_s$  dėka. MDP tranzistoriaus voltamperinės charakteristikos abejuose režimuose pavaizduotos 1.2.1 pav.



1.2.1 pav. MDP tranzistorių su sudarytu kanalu statinės charakteristikos: santakos srovės priklausomybė nuo santakos įtampos (išėjimo charakteristikos; a), santakos srovės priklausomybė nuo užtūros įtampos (perdavimo charakteristika; b).

MDP tranzistorius su indukuotu kanalu skiriasi tuo, jog jame kanalo laidumas tampa lygus nuliui, kai  $V_u = 0$ , o ne kuomet  $V_{u0} - V_u = 0$ . Taigi, pagrindinės formulės, aprašančias tokio tipo tranzistorių gaunamos iš (1.2.14) - (1.2.16), kuriose  $V_{u0} = 0$ :

$$I_{s} = \frac{\mu_{n}C}{l^{2}} \left( V_{u} - \frac{V_{s}}{2} \right) V_{s}, \tag{1.2.17}$$

$$I_{ss} = \frac{\mu_n C}{2l^2} V_u^2, \tag{1.2.18}$$

$$S = \frac{\mu_n C}{l^2} V_u. {(1.2.19)}$$

MDP tranzistoriaus su sudarytu kanalu padėklo laidumo tipas (p) yra priešingo ženklo, negu kanalo laidumas (n). Prijungus prie jo įtampą, galima keisti pradinį kanalo plotį, t.y. pastarojo laidumą, o tuo pačiu ir užtūros atkirtos įtampą. Paprastai padėklo įtaka maža, nes n >> p, t.y., keičiant padėklo įtampą, erdvinio krūvio srities plotis padėkle kinta daug stipriau negu kanale. Pramoniniuose MDP tranzistoriuose padėklas paprastai sujungiamas su ištaka.

### 2. Darbo schema ir matavimų eiga

### 2.1 Darbo schema



2.1.1 pav. MDP tranzistorių tyrimo schema.

Laboratoriniam darbui atlikti reikalingi šie prietaisai: universalus matuoklis Ketihley (2614B), darbo maketas, kompiuteris. Visi prietaisai sujungti į schemą, kuri pavaizduota 2.1.1 pav. Schemoje užtūra žymima G (angl. Gate), ištaka – S (angl. Source) ir santaka – D (angl. Drain).

### 2.2 Darbo eiga

Pradžioje reikia išmatuoti abiejų MDP tranzistorių (šėjimo charakteristikų (ang. output characteristics arba on-region characteristics) ir perdavimo charakteristikų (ang. transfer characteristics) šeimas. Iš jų reikia suskaičiuoti tranzistoriaus perdavimo charakteristikos statumą *S* pasirinktame tranzistoriaus darbo taške. Matavimus atlikti prie darbo maketo prijungus abu matuoklio Keithley kanalus pagal schemą, pavaizduotą 2.1.1 pav. Kanalo A HI kabelis pažymėtas geltonai, o kanalo B HI kabelis pažymėtas žaliai. Kompiuteryje reikia paleisti programą "Išėjimo ir perdavimo charakteristikų matavimas". Programa vienu metu matuoja vieno tranzistoriaus ir (šėjimo, ir perdavimo charakteristikas) Laukeliuose "Išėjimo charakteristikos" ir "Perdavimo charakteristikos" reikia įvesti parametrus charakteristikų matavimams, vadovaujantis pateiktais tranzistorių gamintojų duomenų lapais (žr. Priede). Išėjimų charakteristikų parametrų laukelyje reikia įvesti pradinę ("*Vgs start*") ir paskutinę ("*Vgs end*") užtūros įtampos vertes bei norimą jų skaičių ("steps"), taip pat nurodyti santakos įtampos pradžios ("*Vsd start*") ir pabaigos ("*Vsd end*") vertes.

Perdavimo charakteristikų parametrų laukelyje reikia įvesti pradinę ("*Vsd start*") ir paskutinę ("*Vsd end*") santakos įtampos vertes bei norimą jų skaičių ("steps"), taip pat nurodyti užtūros įtampos pradžios ("*Vgs start*") ir pabaigos ("*Vgs end*") vertes. Programiškai srovės tranzistoriuje yra apribotos iki 30mA, tad įtampų vertės turi būti parinktos tokios, kad matavimo metu nebūtų viršijama ši srovės vertė. Paspaudus mygtuką pradedami matavimai. Matavimams pasibaigus programa automatiškai paprašo išsaugoti charakteristikas kompiuteryje. Perjungus jungiklį tuo pačiu būdu išmatuojamos kito tranzistoriaus (su jam parinktais parametrais) charakteristikos.

Nuotėkio srovės matavimams reikalingas tik vienas Keithley matuoklio kanalas. Kanalo kabelius reikia prijungti prie tranzistoriaus užtūros ("G") ir **arba** santakos ("D"), **arba** ištakos ("S"). Reikia paleisti programą "Nuotėkio srovės matavimas" ir įvesti įtampos rėžius ("Start [V]" ir "End [V]") pasirinktinai nuo 5V iki -5V. Paspaudus mygtuką pradedami matavimai. Matavimams pasibaigus programa automatiškai paprašo išsaugoti duomenis kompiuteryje. Perjungus jungiklį tuo pačiu būdu (su tam tranzistoriui parinktais parametrais) išmatuojama kito tranzistoriaus nuotėkio srovė.



### **BSS138**

### N-Channel Logic Level Enhancement Mode Field Effect Transistor

### **General Description**

These N-Channel enhancement mode field effect transistors are produced using Fairchild's proprietary, high cell density, DMOS technology. These products have been designed to minimize on-state resistance while provide rugged, reliable, and fast switching performance. These products are particularly suited for low voltage, low current applications such as small servo motor control, power MOSFET gate drivers, and other switching applications.

#### **Features**

- 0.22 A, 50 V.  $R_{DS(ON)} = 3.5\Omega$  @  $V_{GS} = 10$  V  $R_{DS(ON)} = 6.0\Omega$  @  $V_{GS} = 4.5$  V
- High density cell design for extremely low R<sub>DS(ON)</sub>
- Rugged and Reliable
- Compact industry standard SOT-23 surface mount package





Absolute Maximum Ratings TA=25°C unless otherwise noted

| Symbol                            | Parameter                                                                      |              | Ratings     | Units |
|-----------------------------------|--------------------------------------------------------------------------------|--------------|-------------|-------|
| V <sub>DSS</sub>                  | Drain-Source Voltage                                                           |              | 50          | V     |
| V <sub>GSS</sub>                  | Gate-Source Voltage                                                            |              | ±20         | V     |
| I <sub>D</sub>                    | Drain Current - Continuous                                                     | (Note 1)     | 0.22        | А     |
|                                   | – Pulsed                                                                       |              | 0.88        |       |
| P <sub>D</sub>                    | Maximum Power Dissipation                                                      | (Note 1)     | 0.36        | W     |
|                                   | Derate Above 25°C                                                              |              | 2.8         | mW/°C |
| T <sub>J</sub> , T <sub>STG</sub> | Operating and Storage Junction Tempe                                           | rature Range | -55 to +150 | °C    |
| TL                                | Maximum Lead Temperature for Solder<br>Purposes, 1/16" from Case for 10 Second |              | 300         | °C    |

### **Thermal Characteristics**

| $R_{\theta JA}$ | Thermal Resistance, Junction-to-Ambient | (Note 1) | 350 | °C/W |
|-----------------|-----------------------------------------|----------|-----|------|
|-----------------|-----------------------------------------|----------|-----|------|

**Package Marking and Ordering Information** 

| Device Marking | Device | Reel Size | Tape width | Quantity   |
|----------------|--------|-----------|------------|------------|
| SS             | BSS138 | 7"        | 8mm        | 3000 units |

| Symbol                                      | Parameter                                         | Test Conditions                                                                                                                                                                                                         | Min  | Тур               | Max               | Units |
|---------------------------------------------|---------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|-------------------|-------------------|-------|
| Off Char                                    | acteristics                                       |                                                                                                                                                                                                                         | ı    |                   |                   |       |
| BV <sub>DSS</sub>                           | Drain-Source Breakdown Voltage                    | $V_{GS} = 0 \text{ V}, \qquad I_{D} = 250 \mu\text{A}$                                                                                                                                                                  | 50   |                   |                   | V     |
| <u>ΔBV<sub>DSS</sub></u><br>ΔT <sub>J</sub> | Breakdown Voltage Temperature Coefficient         | I <sub>D</sub> = 250 μA,Referenced to 25°C                                                                                                                                                                              |      | 72                |                   | mV/°C |
| I <sub>DSS</sub>                            | Zero Gate Voltage Drain Current                   | $V_{DS} = 50 \text{ V}, \qquad V_{GS} = 0 \text{ V}$                                                                                                                                                                    |      |                   | 0.5               | μΑ    |
|                                             |                                                   | $V_{DS} = 50 \text{ V}, V_{GS} = 0 \text{ V T}_{J} = 125^{\circ}\text{C}$                                                                                                                                               |      |                   | 5                 | μΑ    |
|                                             |                                                   | $V_{DS} = 30 \text{ V}, \qquad V_{GS} = 0 \text{ V}$                                                                                                                                                                    |      |                   | 100               | nA    |
| $I_{GSS}$                                   | Gate-Body Leakage.                                | $V_{GS} = \pm 20 \text{ V},  V_{DS} = 0 \text{ V}$                                                                                                                                                                      |      |                   | ±100              | nA    |
| On Char                                     | acteristics (Note 2)                              |                                                                                                                                                                                                                         |      |                   |                   |       |
| V <sub>GS(th)</sub>                         | Gate Threshold Voltage                            | $V_{DS} = V_{GS}$ , $I_{D} = 1 \text{ mA}$                                                                                                                                                                              | 0.8  | 1.3               | 1.5               | V     |
| $\frac{\Delta V_{GS(th)}}{\Delta T_J}$      | Gate Threshold Voltage<br>Temperature Coefficient | I <sub>D</sub> = 1 mA,Referenced to 25°C                                                                                                                                                                                |      | -2                |                   | mV/°C |
| R <sub>DS(on)</sub>                         | Static Drain–Source<br>On–Resistance              | $ \begin{aligned} &V_{GS} = 10 \text{ V}, & I_{D} = 0.22 \text{ A} \\ &V_{GS} = 4.5 \text{ V}, & I_{D} = 0.22 \text{ A} \\ &V_{GS} = 10 \text{ V}, I_{D} = 0.22 \text{ A}, T_{J} = 125 ^{\circ}\text{C} \end{aligned} $ |      | 0.7<br>1.0<br>1.1 | 3.5<br>6.0<br>5.8 | Ω     |
| I <sub>D(on)</sub>                          | On-State Drain Current                            | $V_{GS} = 10 \text{ V}, \qquad V_{DS} = 5 \text{ V}$                                                                                                                                                                    | 0.2  |                   |                   | Α     |
| <b>g</b> FS                                 | Forward Transconductance                          | $V_{DS} = 10V$ , $I_{D} = 0.22 \text{ A}$                                                                                                                                                                               | 0.12 | 0.5               |                   | S     |
| Dvnamic                                     | Characteristics                                   |                                                                                                                                                                                                                         |      | ,                 |                   |       |
| C <sub>iss</sub>                            | Input Capacitance                                 | $V_{DS} = 25 \text{ V},  V_{GS} = 0 \text{ V},$                                                                                                                                                                         |      | 27                |                   | pF    |
| C <sub>oss</sub>                            | Output Capacitance                                | f = 1.0 MHz                                                                                                                                                                                                             |      | 13                |                   | pF    |
| C <sub>rss</sub>                            | Reverse Transfer Capacitance                      |                                                                                                                                                                                                                         |      | 6                 |                   | pF    |
| R <sub>G</sub>                              | Gate Resistance                                   | $V_{GS} = 15 \text{ mV},  f = 1.0 \text{ MHz}$                                                                                                                                                                          |      | 9                 |                   | Ω     |
| Switchin                                    | g Characteristics (Note 2)                        |                                                                                                                                                                                                                         |      | •                 |                   |       |
| t <sub>d(on)</sub>                          | Turn-On Delay Time                                | $V_{DD} = 30 \text{ V}, \qquad I_{D} = 0.29 \text{ A},$                                                                                                                                                                 |      | 2.5               | 5                 | ns    |
| t <sub>r</sub>                              | Turn-On Rise Time                                 | $V_{GS} = 10 \text{ V}, \qquad R_{GEN} = 6 \Omega$                                                                                                                                                                      |      | 9                 | 18                | ns    |
| t <sub>d(off)</sub>                         | Turn-Off Delay Time                               |                                                                                                                                                                                                                         |      | 20                | 36                | ns    |
| t <sub>f</sub>                              | Turn-Off Fall Time                                |                                                                                                                                                                                                                         |      | 7                 | 14                | ns    |
| $Q_g$                                       | Total Gate Charge                                 | $V_{DS} = 25 \text{ V}, \qquad I_{D} = 0.22 \text{ A},$                                                                                                                                                                 |      | 1.7               | 2.4               | nC    |
| Q <sub>gs</sub>                             | Gate-Source Charge                                | V <sub>GS</sub> = 10 V                                                                                                                                                                                                  |      | 0.1               |                   | nC    |
| $Q_{gd}$                                    | Gate-Drain Charge                                 |                                                                                                                                                                                                                         |      | 0.4               |                   | nC    |
| Drain-So                                    | ource Diode Characteristics                       | and Maximum Ratings                                                                                                                                                                                                     | •    |                   |                   |       |
| l <sub>s</sub>                              | Maximum Continuous Drain–Source                   |                                                                                                                                                                                                                         |      |                   | 0.22              | Α     |
| V <sub>SD</sub>                             | Drain–Source Diode Forward<br>Voltage             | $V_{GS} = 0 \text{ V}, \qquad I_{S} = 0.44 \text{ A(Note 2)}$                                                                                                                                                           |      | 0.8               | 1.4               | V     |

### Notes:

1.  $R_{\theta,JA}$  is the sum of the junction-to-case and case-to-ambient thermal resistance where the case thermal reference is defined as the solder mounting surface of the drain pins.  $R_{\theta,JC}$  is guaranteed by design while  $R_{\theta,CA}$  is determined by the user's board design.



a) 350°C/W when mounted on a minimum pad..

Scale 1 : 1 on letter size paper

2. Pulse Test: Pulse Width  $\leq$  300  $\mu$ s, Duty Cycle  $\leq$  2.0%

### **Typical Characteristics**



Figure 1. On-Region Characteristics.



Figure 3. On-Resistance Variation with Temperature.



Figure 5. Transfer Characteristics.



Figure 2. On-Resistance Variation with Drain Current and Gate Voltage.



Figure 4. On-Resistance Variation with Gate-to-Source Voltage.



Figure 6. Body Diode Forward Voltage Variation with Source Current and Temperature.



### STP3HNK90Z - STF3HNK90Z

N-CHANNEL 900V - 3.5Ω - 3A TO-220 - TO-220FP Zener-Protected SuperMESH™Power MOSFET

| TYPE       | V <sub>DSS</sub> | R <sub>DS(on)</sub> | I <sub>D</sub> | Pw   |
|------------|------------------|---------------------|----------------|------|
| STP3HNK90Z | 900 V            | < 4.2 Ω             | 3 A            | 90 W |
| STF3HNK90Z | 900 V            | < 4.2 Ω             | 3 A            | 25 W |

- TYPICAL  $R_{DS}(on) = 3.5 \Omega$
- EXTREMELY HIGH dv/dt CAPABILITY
- 100% AVALANCHE TESTED
- GATE CHARGE MINIMIZED
- VERY LOW INTRINSIC CAPACITANCES
- VERY GOOD MANUFACTURING REPEATIBILITY



### **DESCRIPTION**

The SuperMESH™ series is obtained through an extreme optimization of ST's well established strip-based PowerMESH™ layout. In addition to pushing on-resistance significantly down, special care is taken to ensure a very good dv/dt capability for the most demanding applications. Such series complements ST full range of high voltage MOSFETs including revolutionary MDmesh™ products.

### **APPLICATIONS**

- HIGH CURRENT, HIGH SPEED SWITCHING
- IDEAL FOR OFF-LINE POWER SUPPLIES, ADAPTORS AND PFC
- LIGHTING



#### **ORDERING INFORMATION**

| SALES TYPE | MARKING  | PACKAGE  | PACKAGING |
|------------|----------|----------|-----------|
| STP3HNK90Z | P3HNK90Z | TO-220   | TUBE      |
| STF3HNK90Z | F3HNK90Z | TO-220FP | TUBE      |

August 2003 1/10

#### **ABSOLUTE MAXIMUM RATINGS**

| Symbol                             | Parameter                                             | Valu       | ıe         | Unit |
|------------------------------------|-------------------------------------------------------|------------|------------|------|
|                                    |                                                       | STP3HNK90Z | STF3HNK90Z |      |
| V <sub>DS</sub>                    | Drain-source Voltage (V <sub>GS</sub> = 0)            | 900        | 0          | V    |
| $V_{DGR}$                          | Drain-gate Voltage (R <sub>GS</sub> = 20 kΩ)          | 900        | 0          | V    |
| $V_{GS}$                           | Gate- source Voltage                                  | ± 3        | 0          | V    |
| ID                                 | Drain Current (continuous) at T <sub>C</sub> = 25°C   | 3          | 3 (*)      | А    |
| ΙD                                 | Drain Current (continuous) at T <sub>C</sub> = 100°C  | 1.89       | 1.89 (*)   | А    |
| I <sub>DM</sub> (•)                | Drain Current (pulsed)                                | 12 12 (*)  |            | А    |
| P <sub>TOT</sub>                   | Total Dissipation at T <sub>C</sub> = 25°C            | 90         | 25         | W    |
|                                    | Derating Factor                                       | 0.72       | 0.2        | W/°C |
| V <sub>ESD(G-S)</sub>              | Gate source ESD(HBM-C=100pF, R=1.5KΩ)                 | 300        | 00         | V    |
| dv/dt (1)                          | Peak Diode Recovery voltage slope                     | 4.5        |            | V/ns |
| V <sub>ISO</sub>                   | Insulation Withstand Voltage (DC)                     | -          | 2500       | V    |
| T <sub>j</sub><br>T <sub>stg</sub> | Operating Junction Temperature<br>Storage Temperature | -55 to 150 |            | °C   |

<sup>(•)</sup> Pulse width limited by safe operating area

#### THERMAL DATA

|           |                                                | TO-220 | TO-220FP |      |
|-----------|------------------------------------------------|--------|----------|------|
| Rthj-case | Thermal Resistance Junction-case Max           | 1.38   | 5        | °C/W |
| Rthj-amb  | Thermal Resistance Junction-ambient Max        | 62.5   |          | °C/W |
| Tı        | Maximum Lead Temperature For Soldering Purpose | 300    |          | °C   |

### **AVALANCHE CHARACTERISTICS**

| Symbol          | Parameter                                                                                | Max Value | Unit |
|-----------------|------------------------------------------------------------------------------------------|-----------|------|
| I <sub>AR</sub> | Avalanche Current, Repetitive or Not-Repetitive (pulse width limited by $T_j$ max)       | 3         | А    |
| E <sub>AS</sub> | Single Pulse Avalanche Energy (starting $T_j = 25$ °C, $I_D = I_{AR}$ , $V_{DD} = 50$ V) | 200       | mJ   |

### **GATE-SOURCE ZENER DIODE**

| Symbol            | Parameter                        | Test Conditions        | Min. | Тур. | Max. | Unit |
|-------------------|----------------------------------|------------------------|------|------|------|------|
| BV <sub>GSO</sub> | Gate-Source Breakdown<br>Voltage | Igs=± 1mA (Open Drain) | 30   |      |      | V    |

### PROTECTION FEATURES OF GATE-TO-SOURCE ZENER DIODES

The built-in back-to-back Zener diodes have specifically been designed to enhance not only the device's ESD capability, but also to make them safely absorb possible voltage transients that may occasionally be applied from gate to source. In this respect the Zener voltage is appropriate to achieve an efficient and cost-effective intervention to protect the device's integrity. These integrated Zener diodes thus avoid the usage of external components.

47/ 2/10

<sup>(1)</sup>  $I_{SD} \le 3A$ , di/dt  $\le 200A/\mu s$ ,  $V_{DD} \le V_{(BR)DSS}$ ,  $T_j \le T_{JMAX}$ . (\*) Limited only by maximum temperature allowed

## **ELECTRICAL CHARACTERISTICS** ( $T_{CASE} = 25^{\circ}C$ UNLESS OTHERWISE SPECIFIED) ON/OFF

| Symbol               | Parameter                                                | Test Conditions                                                  | Min. | Тур. | Max.    | Unit     |
|----------------------|----------------------------------------------------------|------------------------------------------------------------------|------|------|---------|----------|
| V <sub>(BR)DSS</sub> | Drain-source<br>Breakdown Voltage                        | $I_D = 1 \text{ mA}, V_{GS} = 0$                                 | 900  |      |         | V        |
| I <sub>DSS</sub>     | Zero Gate Voltage<br>Drain Current (V <sub>GS</sub> = 0) | $V_{DS}$ = Max Rating<br>$V_{DS}$ = Max Rating, $T_{C}$ = 125 °C |      |      | 1<br>50 | μA<br>μA |
| I <sub>GSS</sub>     | Gate-body Leakage<br>Current (V <sub>DS</sub> = 0)       | V <sub>GS</sub> = ± 30 V                                         |      |      | ±10     | μΑ       |
| V <sub>GS(th)</sub>  | Gate Threshold Voltage                                   | $V_{DS} = V_{GS}$ , $I_D = 50 \mu A$                             | 3    | 3.75 | 4.5     | V        |
| R <sub>DS(on)</sub>  | Static Drain-source On Resistance                        | V <sub>GS</sub> = 10 V, I <sub>D</sub> = 1.5 A                   |      | 3.5  | 4.2     | Ω        |

### **DYNAMIC**

| Symbol                                                               | Parameter                                                           | Test Conditions                                                                                                               | Min. | Тур.                 | Max. | Unit                 |
|----------------------------------------------------------------------|---------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|------|----------------------|------|----------------------|
| g <sub>fs</sub> (1)                                                  | Forward Transconductance                                            | V <sub>DS</sub> = 15 V, I <sub>D</sub> = 1.5 A                                                                                |      | 1.9                  |      | S                    |
| C <sub>iss</sub><br>C <sub>oss</sub><br>C <sub>rss</sub>             | Input Capacitance Output Capacitance Reverse Transfer Capacitance   | V <sub>DS</sub> = 25V, f = 1 MHz, V <sub>GS</sub> = 0                                                                         |      | 690<br>71<br>14.4    |      | pF<br>pF<br>pF       |
| Coss eq. (3)                                                         | Equivalent Output<br>Capacitance                                    | $V_{GS} = 0V$ , $V_{DS} = 0V$ to 720V                                                                                         |      | 88                   |      | pF                   |
| t <sub>d(on)</sub> t <sub>r</sub> t <sub>d(off)</sub> t <sub>f</sub> | Turn-on Delay Time<br>Rise Time<br>Turn-off Delay Time<br>Fall Time | $V_{DD} = 450 \text{ V, } I_D = 1.5 \text{ A}$ $R_G = 4.7\Omega \text{ V}_{GS} = 10 \text{ V}$ (Resistive Load see, Figure 3) |      | 23<br>28<br>42<br>27 |      | ns<br>ns<br>ns<br>ns |
| Q <sub>g</sub><br>Q <sub>gs</sub><br>Q <sub>gd</sub>                 | Total Gate Charge<br>Gate-Source Charge<br>Gate-Drain Charge        | $V_{DD} = 720V, I_D = 3 A,$<br>$V_{GS} = 10V$                                                                                 |      | 26<br>5.7<br>13.9    | 35   | nC<br>nC<br>nC       |

### SOURCE DRAIN DIODE

| Symbol                                     | Parameter                                                                    | Test Conditions                                                                                          | Min. | Тур.               | Max.    | Unit          |
|--------------------------------------------|------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|------|--------------------|---------|---------------|
| I <sub>SD</sub><br>I <sub>SDM</sub> (2)    | Source-drain Current<br>Source-drain Current (pulsed)                        |                                                                                                          |      |                    | 3<br>12 | A<br>A        |
| V <sub>SD</sub> (1)                        | Forward On Voltage                                                           | I <sub>SD</sub> = 3 A, V <sub>GS</sub> = 0                                                               |      |                    | 1.6     | V             |
| t <sub>rr</sub><br>Q <sub>rr</sub><br>IRRM | Reverse Recovery Time<br>Reverse Recovery Charge<br>Reverse Recovery Current | $I_{SD} = 3$ A, di/dt = 100A/ $\mu$ s<br>$V_{DD} = 50$ V, $T_j = 25$ °C<br>(see test circuit, Figure 5)  |      | 494<br>2.4<br>9.8  |         | ns<br>µC<br>A |
| t <sub>rr</sub><br>Q <sub>rr</sub><br>IRRM | Reverse Recovery Time<br>Reverse Recovery Charge<br>Reverse Recovery Current | $I_{SD} = 3$ A, di/dt = 100A/ $\mu$ s<br>$V_{DD} = 50$ V, $T_j = 150$ °C<br>(see test circuit, Figure 5) |      | 628<br>3.2<br>10.2 |         | ns<br>µC<br>A |

Note: 1. Pulsed: Pulse duration = 300  $\mu$ s, duty cycle 1.5 %.

**A**7/.

r uise uuration = 300 µs, duty cycle 1.5 %.
 Pulse width limited by safe operating area.
 C<sub>oss eq.</sub> is defined as a constant equivalent capacitance giving the same charging time as C<sub>oss</sub> when V<sub>DS</sub> increases from 0 to 80% V<sub>DS</sub>s.

### Safe Operating Area For TO-220



### Safe Operating Area For TO-220FP



### **Output Characteristics**



### **Thermal Impedance For TO-220**



### Thermal Impedance For TO-220FP



### **Transfer Characteristics**



4/10